Torres, Lionel, physicien
Torres, Lionel
VIAF ID: 78991880 ( Personal )
Permalink: http://viaf.org/viaf/78991880
Preferred Forms
-
-
- 100 1 _ ‡a Torres, Lionel
- 100 1 _ ‡a Torres, Lionel, ‡c physicien
Works
Title | Sources |
---|---|
Ambipolar independent double gate FET (Am -IDGFET) logic design : methods and techniques | |
Contribution to the analysis of signals obtained by dynamic photon emission for the purpose of studying very large scale integration circuits. | |
Design for reliability techniques in embedded Flash memories. | |
Développement de technique de procédé de fabrication innovante et de nouvelle architecture de transistor MOS | |
Electronic reproduction/IEEE Computer Society Annual Symposium on VLSI, c2008: | |
Evaluation, validation et design de cellules hybrides CMOS-technologie non-volatile émergente pour une architecture reconfigurable à grain fin | |
Exploration of multicore systems based on silicon integrated communication networks | |
Exploration of non-volatile magnetic memory for processor architecture | |
Exploring the antiferromagnetic order with a single-spin magnetometer | |
Foundations of hardware IP protection | |
From the sensor nodes vulnerability to the network transactions certification, an approach to securing the Internet of Things.. | |
Générateurs de nombres véritablement aléatoires à base d'anneaux asynchrones : conception, caractérisation et sécurisation | |
Générateurs de suites binaires vraiment aléatoires : modélisation et implantation dans des cibles FPGA | |
Gestion adaptive de l'alimentation des objets connectés limités en ressources | |
Gestion de la consommation basée sur l'adaptation dynamique de la tension, fréquence et body bias sur les systèmes sur puce en technologie FD-SOI | |
Hardware Acceleration for Homomorphic Encryption | |
Hardware mechanisms for secured processor-memory transations in embedded systems. | |
Hardware security for cryptography based on elliptic curves. | |
Hardware/Software prototyping of a miniaturized star tracker system for a nanosatellite platform | |
Injections électromagnétiques : développement d'outils et méthodes pour la réalisation d'attaques matérielles. | |
Integration de filtres numeriques pour le traitement d'images : du silicium au systeme reconfigurable | |
Intégration monolithique en 3D : étude du potentiel en termes de consommation, performance et surface pour le nœud technologique 14nm et au-delà | |
Integration of memory nano-devices in image sensors processing architecture. | |
Investigation and Modeling of Synergistic Effects in Integrated Bipolar Technologies Exposed to Natural Space Environment or Nuclear Detonation. | |
Lightweight Highly-Adaptive Reinforcement Learning Method for Energy-Harvesting IoT Applications. | |
Mécanismes matériels pour des transferts processeur mémoire sécurisés dans les systèmes embarqués | |
Mémoires 3D haute densité à base de technologies résistives : architecture et circuit. | |
Mesure de dose ionisante en champs de rayonnement mixte. | |
Méthodes d'attaques avancées de systèmes cryptographiques par analyse des émissions EM. | |
Méthodes de caractérisation et de surveillance des variations technologiques et environnementales pour systèmes reconfigurables adaptatifs | |
Méthodes et techniques de synthèse des circuits logiques à base des transistors ambipolaires à double grille. | |
Méthodes pour la protection de la propriété intellectuelle des concepteurs de composants virtuels. | |
Méthodologie de conception de composants intégrés protégés contre les attaques par corrélation | |
Methods for protecting intellectual property of IP cores designers | |
Modeling and simulation of wireless sensor networks. | |
Modélisation compacte et conception de circuit hybride pour les dispositifs spintroniques basés sur la commutation induite par le courant | |
Modélisation et simulation d'attaque laser sur des circuits sécuritaires | |
Modélisation et simulation de réseaux de capteurs sans fil | |
MRAM applied to Embedded Processors Architecture and Memory Hierarchy. | |
On the design of hybrid CMOS and magnetic memories, with applications to reconfigurable architectures.. | |
On the Resistance of RSA Countermeasures at Algorithmic, Arithmetic and Hardware Levels Against Chosen-Message, Correlation and Single-Execution Side-Channel Attacks | |
Optimisation distribuée et dynamique des architectures MPSoC basée sur la théorie des jeux | |
Power Management based on Dynamic Voltage, Frequency and Body Bias Scaling on System On Chip in FD-SOI technology. | |
Primitives de sécurité à base de mémoires magnétiques | |
Prise en compte de la variabilité dans l'étude et la conception de circuits de lecture pour mémoires résistives | |
Prototypage matériel et logiciel d'un senseur stellaire embarqué pour les nanosatellites. | |
Reconfigurable architectures and cryptography : a robustness analysis and countermeasures against side channel attacks. | |
Reconfigurable computing architecture exploration using silicon photonics technology | |
Reliability analysis of spintronic device based logic and memory circuits. | |
Ring oscillator based true random number generators : design, characterization and security. | |
Robust and reliable ReRAM-based non-volatile sequential logic circuits in deeply-scaled CMOS tehnologies. | |
RTL modeling of laser attacks for early evaluation of secure ICs and countermeasure design. | |
Secure Charactrization of Magnetic Memories MRAM. | |
Secure Network-on-Chip for cryptographic applications on FPGA. | |
Secured access to IEEE 1687 test resources and lightweight crypto-processorsin the IoT context. | |
Sécurisation des systèmes embarqués basés sur les technologies FPGA. | |
Sécurisation matérielle pour la cryptographie à base de courbes elliptiques | |
Security Trends for FPGAS : From Secured to Secure Reconfigurable Systems | |
Side Channels in the Frequency Domain | |
Simulation précise du mouvement des données au sein des systèmes mobiles multicœurs moderne. | |
Space radiation effects on spintronic devices. | |
Stratégie de fiabilisation au niveau système des architectures MPSoC | |
Strategies for Securing Embedded Processors against Side-Channel Attacks. | |
Stratégies pour sécuriser les processeurs embarqués contre les attaques par canaux auxiliaires | |
Study and optimization of thermal stability and temperature dependence of P-STT-MRAM for industrial applications. | |
Study Of Sensing And Analog IP Blocks Based On Magnetic Tunnel Junctions For Next Generation Of CMOS Circuits And Systems | |
Sur la résistance de contre-mesures RSA aux niveaux algorithmique, l'arithmétique et de matériel contre les attaques par canaux cachées par message choisi, de corrélation et de simple exécution. | |
Systèmes intégrés adaptatifs ultra basse consommation pour l'Internet des Objets | |
Techniques de conception en vue d'améliorer la fiabilité des mémoires Flash embarquées | |
La technologie FD-SOI, une opportunité pour la conception de circuits asynchrones énergétiquement efficients. | |
Tirer parti du masquage logique pour faciliter les méthodes de détection des chevaux de Troie hardware | |
Total ionizing dose monitoring for mixed field environments | |
True random numbers generators : modelisation and implementation in FPGA. | |
Ultra Low-Power Integrated Systems for the Internet-of-Things. | |
Ultra-low voltage and energy efficient SRAM design with new technologies for IoT applications. | |
Upgrades of the RadMON V6 and its Integration on a Nanosatellite for theAnalysis and the Comparative Study of the CHARM and Low Earth Orbit Environments | |
Using FPGAs for security-sensitive applications. | |
Utilisation des FPGAs dans le contexte des applications sécurisées | |
Utilisation des nano-composants électroniques dans les architectures de traitement associées aux imageurs |