Niar, Smaïl, 1961-....
Niar, Smail
VIAF ID: 19933583 (Personal)
Permalink: http://viaf.org/viaf/19933583
Preferred Forms
- 200 _ | ‡a Niar ‡b Smail
- 100 1 _ ‡a Niar, Smail
-
- 100 1 _ ‡a Niar, Smaïl, ‡d 1961-....
5xx's: Related Names (3)
- 511 2 _ ‡a Institut des sciences et techniques de Valenciennes (1964-2019)
- 511 2 _ ‡a Laboratoire d'automatique, de mécanique et d'informatique industrielles et humaines (Valenciennes, Nord)
- 511 2 _ ‡a Université de Valenciennes et du Hainaut-Cambrésis (Valenciennes, Nord)
Works
Title | Sources |
---|---|
Accélérateurs Matériels pour l'Intelligence Artificielle. Etude de Cas : Voitures Autonomes | |
Adapting a HPC runtime system to FPGAs. | |
Adaption d'un système HPC pour intégrer des FPGAs | |
Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC | |
Architectures parallèles reconfigurables pour le traitement vidéo temps-réel | |
Asic design methodology for 3D NOC based heterogeneous multi processor on chip | |
Conception de systèmes embarqués fiables et auto-réglables : applications sur les systèmes de transport ferroviaire | |
Contribution à l'étude des architectures d'ordinateurs parallèles : structures de la machine N-ARCH et émulation sur un réseau de Transputers | |
Design flow for the rigorous development of networked embedded systems. | |
Design of self-tuning reliable embedded systems and its application in railway transportation systems. | |
Deterministic and partial replay debugging of multiprocessor embedded systems. | |
Dynamically and Partially Reconfigurable Embedded System Architecture for Automotive and Multimedia Applications | |
Efficient Hardware-aware Neural Architecture Search for Edge Computing | |
Energy consumption optimization in mobile systems by user needs analysis. | |
Energy-Quality-Time Fault Tolerant Task Mapping on Multicore Architectures | |
Evaluation of power management strategies on actual multiprocessor platforms | |
Exploration de l'espace de conception de processeurs via simulation accélérée. | |
Exploration des architectures des systèmes embarqués dirigée par la fiabilité | |
Fiabilité et sécurité des systèmes embarqués communicants pour les transports : modélisation et optimisation | |
Flot de conception pour le développement rigoureux des systèmes embarqués en réseau | |
Flot de conception système sur puce pour radio logicielle | |
Un framework haut niveau pour l'estimation du temps d'exécution, des ressources matérielles et de la consommation d'énergie dans les accélérateurs à base de FPGA | |
Gestion de la cohérence des données dans les systèmes multiprocesseurs sur puce | |
High-level area-performance-energy estimation framework for FPGA-based accelerators. | |
High-level energy characterization, modeling and estimation for OS-based platforms. | |
Improving the reliability of heterogeneous multicore architecture for intelligent transportation systems | |
L'apprentissage machine pour l'estimation du temps. | |
Machine learning for timing estimation | |
Managing cache coherency of shared data in shared memory multiprocessor systems-on-chip. | |
Memory hierarchy in embedded multiprocessor system built around networks on chip. | |
Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimation. | |
Optimisation Automatique des Applications d'Apprentissage Profond sur Plateformes Matérielles Edges. | |
Optimisation de la consommation d'énergie des systèmes mobiles par l'analyse des besoins de l'utilisateur | |
Optimization of multimedia applications on embedded multicore processors. | |
Ordonnancement de tâches sur architectures multicoeurs avec des contraintes d’énergie, de temps réel et de tolérance aux fautes. | |
Performance and Energy Optimization for Intel Itanium/EPIC architecture for Virtual Machine Support. | |
« Performance et efficacité énergétique du décodage des standards vidéo de nouvelle génération sur les architectures multi-cœurs basse consommation. | |
Placement autonomique de machines virtuelles sur un système de stockage hybride dans un cloud IaaS | |
processeurs Itanium programmation et optimisation | |
Processor design-space exploration through fast simulation | |
Protocoles scalables de cohérence des caches pour processeurs manycore à espace d'adressage partagé visant la basse consommation. | |
Reconfiguration dynamique partielle des systèmes embarqués pour les applications de sécurité routière et les applications multimédias. | |
Reliability and security of embedded communication systems in intelligent vehicular networks : modeling and optimization. | |
Reliability-Guided Design Space Exploration for Safety-Critical Applications. | |
Scalable cache coherence protocols for energy-efficient shared memory manycore processors. | |
Simulation acceleration by sampling for embedded multiprocessor architectures. | |
Study and implementation on SoC-FPGA of a probabilistic method for mission planning in autonomous vehicle. | |
System-Level Power Estimation Methodology for MPSoC based Platforms. | |
System-on-chip design flow for Software Defined Radio. | |
Techniques de multiplexage pour un système d'émulation et de prototypage rapide à base de FPGA | |
Towards a Multimodal Loop Closure System for Real-Time Embedded SLAM Applications | |
Towards I/O-efficient Edge Intelligence algorithms : K-means and Random Forests. | |
Unsupervised deep learning : Application to the detection of abnormal situations in the environment of the autonomous train.. | |
Vers des algorithmes d'apprentissage automatique économes en E/S pour les systèmes embarqués : application aux K-means et Random Forests | |
Vers un système multimodal de fermeture de boucle pour des applications SLAM embarquées et temps réel. | |
Video-based algorithms for accident detections. |